논리 회로/PSpice
DigClock 설정
유로 청년
2024. 7. 4. 10:31
1. DigClock
- DigClock은 "Digital Clock"을 의미한다.
- DigClock은 PSpice에서 CP(Clock Pulse)을 생성할 때, 사용하는 부품이다.
- DigClock의 소자의 모습은 다음과 같으며, 각각의 Parameter는 다음과 같은 내용을 같는다.
Parameter | 설정 내용 | 기본 값 |
OFFTIME | 'Low'의 지속 시간 설정 | 0.5[us] |
ONTIME | 'High'의 지속 시간 설정 | 0.5[us] |
DELAY | 클록 펄스의 지연시간(Delay Time) 설정 | 0 |
STARTVAL | Start Value로 클록 펄스의 시작 레벨 설정 | 0 (Low) |
OPPVAL | Opposite Value로 'STARTVAL'과 반대로 설정 | 1 (High) |
2. DigClock의 사용 예시
< Digital Circuit - D Flip-Flop >
< Simulation >
- D Flip Flop의 Rising edge sensitive이기 때문에 CLK Signal의 Positive edge에서 D 값을 읽어서 출력, Q로 내보낸다.
- 이 때, 출력 Q값은 바로 변화하는 것이 아니라 PDT(Propagation Delay Time)을 갖고 변화함을 확인할 수 있다.