Notice
Recent Posts
Recent Comments
Link
일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | 3 | 4 | 5 | 6 | 7 |
8 | 9 | 10 | 11 | 12 | 13 | 14 |
15 | 16 | 17 | 18 | 19 | 20 | 21 |
22 | 23 | 24 | 25 | 26 | 27 | 28 |
29 | 30 |
Tags
- Linked List
- FND
- D Flip Flop
- vivado
- behavioral modeling
- DHT11
- Edge Detector
- uart 통신
- i2c 통신
- hc-sr04
- ring counter
- structural modeling
- half adder
- test bench
- ATMEGA128A
- atmega 128a
- stop watch
- BASYS3
- Pspice
- Algorithm
- Recursion
- pwm
- prescaling
- KEYPAD
- soc 설계
- verilog
- LED
- java
- dataflow modeling
- gpio
Archives
- Today
- Total
목록atmega128 (1)
거북이처럼 천천히

Verilog를 공부하면서 ATmega에 대한 감각과 지식을 점차 사라지는 것을 느꼈다.... 그래서 Verilog 1차 정리를 다한 뒤, 8bit timer / counter 0, 2와 다양한 모드을 이용해 펄스파형을 출력하고,관찰함으로서 ATmega 128의 timer/counter를 다시 정리 및 상기하도록 하겠다. 1. 8bit Timer / Counter 0 (CTC Mode)환경) PB4(OC0)을 파형 출력핀으로 설정 Prescaler, N : 128Output Compare Register 0, OCR0 : 174Frequency of output compare 0 Signal, foc0 : 357.1428571Hz 설명) CTC Mode의 Time diagram은 다음과 같다. T..
Embedded Programming (AVR)/Atmega 128A 이것저것
2024. 6. 16. 14:03