Notice
Recent Posts
Recent Comments
Link
일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | 3 | ||||
4 | 5 | 6 | 7 | 8 | 9 | 10 |
11 | 12 | 13 | 14 | 15 | 16 | 17 |
18 | 19 | 20 | 21 | 22 | 23 | 24 |
25 | 26 | 27 | 28 | 29 | 30 | 31 |
Tags
- uart 통신
- dataflow modeling
- D Flip Flop
- test bench
- LED
- Pspice
- vivado
- i2c 통신
- stop watch
- verilog
- Recursion
- behavioral modeling
- Linked List
- KEYPAD
- Algorithm
- atmega 128a
- FND
- ring counter
- half adder
- pwm
- soc 설계
- structural modeling
- DHT11
- gpio
- BASYS3
- ATMEGA128A
- Edge Detector
- java
- hc-sr04
- prescaling
Archives
- Today
- Total
목록digclock (1)
거북이처럼 천천히

1. DigClock DigClock은 "Digital Clock"을 의미한다.DigClock은 PSpice에서 CP(Clock Pulse)을 생성할 때, 사용하는 부품이다.DigClock의 소자의 모습은 다음과 같으며, 각각의 Parameter는 다음과 같은 내용을 같는다. Parameter설정 내용기본 값OFFTIME'Low'의 지속 시간 설정0.5[us]ONTIME'High'의 지속 시간 설정0.5[us]DELAY클록 펄스의 지연시간(Delay Time) 설정0STARTVALStart Value로 클록 펄스의 시작 레벨 설정0 (Low)OPPVALOpposite Value로 'STARTVAL'과 반대로 설정1 (High) 2. DigClock의 사용 예시 D Flip Flop의 Rising ..
논리 회로/PSpice
2024. 7. 4. 10:31