Notice
Recent Posts
Tags
- interrupt
- behavior modeling
- half adder
- Algorithm
- MUX
- fast pwm mode
- sequential logic circuit
- Set
- behavioral modeling
- verilog
- atmega 128
- normal mode
- full adder
- structure
- interface
- 4bit parallel adder
- LED
- dataflow modeling
- structural modeling
- atmega 128a
- Recursion
- ATMEGA128A
- Comparator
- Method
- ctc mode
- Linked List
- 8bit timer/counter
- timer / counter
- gpio
- java
목록Verilog/Verilog RTL 설계 (17)
거북이처럼 천천히
Verilog RTL 설계 (6월 12일 - 1) - Verilog 넌 누구냐?
1. Verilog가 어떻게 생겼을까?- AND Gate에 대해서 Verilog로 작성하면 다음과 같이 작성할 수 있다.- 환경) basys3 개발 보드 module and_gate( input a, b, output reg q ); always @(a, b)begin case({a,b}) 2'b00: q = 0; 2'b01: q = 0; 2'b10: q = 0; 2'b11: q = 1; endcase endendmodule 위 코드에 대해서 하나씩 명령어를 보면서 간략하게 생각해보자. 1.1. Q) Module이란 무엇인가?Module은 Verilog에서 하나의..
Verilog/Verilog RTL 설계
2024. 6. 12. 20:27